Fechar

%0 Conference Proceedings
%4 sid.inpe.br/mtc-m18@80/2008/12.09.11.59
%2 sid.inpe.br/mtc-m18@80/2008/12.09.11.59.36
%F self-archiving-INPE-MCTIC-GOV-BR
%T Um correlacionador baseado em fpga para o bda
%D 2008
%A Strauss, César,
%A Sawant, Hanumant Shankar,
%@affiliation Instituto Nacional de Pesquisas Espaciais (INPE)
%@affiliation Instituto Nacional de Pesquisas Espaciais (INPE)
%B Reunião Anual da Sociedade Astronômica Brasileira, 34.
%C Passa Quatro, MG
%8 7 a 11 set.
%S Anais
%X Foi desenvolvido um correlacionador baseado em FPGA (Field Programmable Gate Array) para o Brazilian Decimetric Array (BDA). FPGAs são mais flexíveis que circuitos integrados específicos e seu uso torna o desenvolvimento mais barato. Ao mesmo tempo, eles ultrapassam o desempenho dos processadores convencionais em tarefas altamente paralelas. Descreve-se um sistema de correlacionador de três níveis para seis antenas, consistindo de uma placa digitalizadora, uma placa de FPGA e a interface de comunicação. Até o momento, foram feitas simulações e testes de laboratório. Nas simulações, apresentou-se dados sintéticos e executou-se o algoritmo de correlação num simulador de FPGA. No teste de laboratório, a placa de FPGA foi programada para receber os dados sintéticos e processá-los. Em todos os casos, obteve-se um resultado que coincidiu numericamente com os valores esperados. Isso nos dá confiança para prosseguir com os testes no BDA, assim que a placa digitalizadora estiver operacional.
%@language pt
%3 strauss_um correlacionador.pdf


Fechar